DE10 standard是Terasic友晶科技推出的一款调剂开辟板参数的开辟板东西包,该软件分离最新嵌入式双核及业界当先的可编程逻辑,能够依据开辟情况分歧设置分歧的编译参数,从而创建合适电脑系统的开辟情况。
功效特征
1、供应了以 Intel System-on-Chip (SoC) FPGA 为主创建的壮大的硬件计划平台。
2、分离了最新的嵌入式双核 Cortex-A9 和业界当先的可编程逻辑以满意最终计划的天真性。
3、集成了基于 ARM 的 HPS 架构处置器,周边及内存接口与利用高带宽互联主干布局的 FPGA 无缝接合。
4、包含了诸如高速 DDR3 内存、ADC 功效、以太收集等功效硬件驱动设置。
撑持硬件
1、FPGA 器件
Cyclone V SX SoC — 5CSXFC6D6F31C6N
110000 个 LE、41509 个 ALM
5761 Kbits embedded memory
6 个 FPGA PLL、3 个 HPS PLL
2 个硬件存储把持器
2、基于 ARM 的 HPS
925 MHZ、ARM Cortex-A9 MPCore 双核处置器
512 KB 同享 L2 缓存
64 KB 可擦写 RAM
撑持 DDR2、DDR3、LPDDR1 和 LPDDR2 的多埠 SDRAM 把持器
8-channel DMA 把持器
3、设置与调试
FPGA 端串行设置晶元 EPCS128
USB Blaster II,一般 B 型 USB 毗连头
4、存储器件
FPGA 端 64MB (32Mx16) SDRAM
HPS 端 1GB (2x256Mx16) DDR3 SDRAM
HPS 端 Micro SD 卡槽